久久久91-久久久91精品国产一区二区-久久久91精品国产一区二区三区-久久久999国产精品-久久久999久久久精品

ABB
關注中國自動化產業(yè)發(fā)展的先行者!
CAIAC 2025
2025工業(yè)安全大會
OICT公益講堂
當前位置:首頁 >> 資訊 >> 行業(yè)資訊

資訊頻道

IC設計面臨三重挑戰(zhàn) EDA工具隨需應變
  • 點擊數(shù):777     發(fā)布時間:2008-08-27 11:46:15
  • 分享到:
關鍵詞:
   芯片設計正在面臨復雜性日益提高、低功耗設計需求無處不在、混合信號產品比例越來越大這三方面的挑戰(zhàn)。EDA(電子設計自動化)工具也正在有針對性地進行創(chuàng)新,來滿足芯片設計工程師的需求。

  3C(通信、計算機和消費電子)產品是目前市場增長的主要推動力,而這些產品具有集成多種功能、低功耗、生命周期短以及小尺寸等特點,為這類產品中的芯片提出了新的課題,增加了芯片的設計復雜度。而按照摩爾定律,芯片企業(yè)正在向更小的技術節(jié)點轉換,即開展65nm,甚至是45nm產品的設計。這些新設計的復雜性主要表現(xiàn)在以下幾個方面:設計規(guī)模極為龐大,動輒上千萬門以及成百上千個IP(半導體知識產權)宏模塊;就物理設計而言,大多采用層次化物理設計流程,包括多個環(huán)節(jié),像RTL(寄存器傳輸層)和具有物理實現(xiàn)意識的綜合、面向測試的設計(DFT)、時鐘樹綜合、功率網(wǎng)格設計、布線、信號完整性分析、功率分析以及設計的收斂,這些過程都非常耗時,僅生成一個布局規(guī)劃圖及其相應的物理實施就能輕易地耗費掉一個月左右的時間。


  而與此相反,為滿足市場的要求,設計的周期不但沒有增加,而且還在迅速縮短。例如,在20世紀90年代,IC(集成電路)設計的平均周期為兩年;到前幾年,平均周期縮短到一年;而在現(xiàn)階段,設計的周期只有6個月,因此,IC設計公司還面臨著產品上市時間的壓力。設計一旦延遲,產品很可能就失去了好的市場機遇。為此,目前先進的EDA工具要具備幾大功能:一方面它們要提供高容量、高性能的數(shù)字集成設計能力,完成更先進產品的設計;另一方面,它們需要做到面向測試的設計,具有可預見性,并對可實現(xiàn)性能夠盡早反饋。


  而低功耗設計也是業(yè)界的一個熱點主題。實現(xiàn)最優(yōu)化的低功耗設計需要在設計流程的不同階段進行權衡,時序對功率和面積對功率等因素的折中就是一個典型例子。成功的功率敏感設計要求工程師們具備準確、高效地完成這些決斷的能力。為了能夠達到這一目的,設計師需要被授權使用正確的低功耗分析和最優(yōu)化引擎,這些功能要求被集成在整個RTL(寄存器傳輸層)到GDSI(物理級版圖)的流程中,而且要貫穿全部流程。而EDA工具廠商也不斷在這方面進行努力。


  此外,混合信號芯片的比例越來越高。相關市場調研公司預測,在65nm芯片設計中,約有50%的設計工作是混合信號設計。這樣一來,如何打破原來模擬設計流程與數(shù)字工作完全隔離的狀態(tài),提供把模擬和數(shù)字信號設計緊密整合為一體的EDA工具將成為EDA廠商不斷創(chuàng)新和完善的目標。


  低功耗流程設計可減少五成功耗


  設計的復雜性、上市時間以及成本的壓力需要EDA工具提供高容量、高性能的數(shù)字集成設計能力以及高度的可預測性、可靠性驗證。這樣一方面可以幫助客戶實現(xiàn)更先進產品的設計,另一方面能夠規(guī)避產品設計的制造風險,縮短產品上市時間。


  沒有EDA工具的幫助,設計公司想做低功耗產品是很難的。用低功耗的流程來做設計,產品至少可以減少50%的功耗。3年前我們把低功耗的實踐加以總結,正式形成了一套理論,把我們自己的工具各個環(huán)節(jié)全部做在一起,整合起來,形成了一整套低功耗技術。同時我們也與產業(yè)鏈、設計鏈的公司合作,把整個低功耗的一套方法和這些公司交流,比如IP公司ARM和代工廠中芯國際,我們都與他們保持密切合作。我們把業(yè)界的伙伴聯(lián)合起來,一起來解決低功耗的問題,這是一個產業(yè)化的模式。


  低功耗是把我們整個工具的結構改變,而不是簡單地加一項進去,單純加一項進去可能會改變時序,會影響它的功能。因此,芯片的功能、時序、功耗這三個方面要一起考慮。而且功耗不是只在后端物理實現(xiàn)的時候才考慮,在前端做功能性設計、結構性設計和邏輯性設計的時候也要考慮。我們起步比較早,目前在一些比較先進的低功耗芯片市場我們的份額非常高,大家都用Cadence的產品做一些比較先進的低功耗芯片。


  我們的工具之所以可以實現(xiàn)低功耗,是因為在做邏輯設計和物理設計時,有關低功耗的功能就已經(jīng)設計在工具里,邏輯集成、數(shù)據(jù)布線、仿真等都有低功耗的特征在里面,這是一個趨勢。我們在3年前推出了CPF(通用功率格式)的最早版本,CPF是一種方法,我們把它應用到工具里面。


  CadenceEncounter最新的數(shù)字IC設計平臺7.1版在Encounter6.2版的基礎上增加了許多業(yè)內領先的功能,把客戶從復雜設計的困擾中解放出來,能夠專注于他們的核心競爭力———設計創(chuàng)新之中。


  此外,Cadence設計系統(tǒng)公司最近宣布推出C-to-SiliconCompiler(編譯器),這是一種高端綜合產品,能夠讓設計師在創(chuàng)建和復用系統(tǒng)級芯片IP的過程中,將生產力提高10倍。這種重要的新功能對于開發(fā)新型SoC(系統(tǒng)級芯片)和系統(tǒng)級IP,用于消費電子、無線和有線網(wǎng)絡市場的公司尤其可貴。通過與合作伙伴開發(fā)相關產品證實,C-to-SiliconCompiler可提高設計質量,減少設計時間。

熱點新聞

推薦產品

x
  • 在線反饋
1.我有以下需求:



2.詳細的需求:
姓名:
單位:
電話:
郵件:
主站蜘蛛池模板: 国语对白91| 在线中文字幕精品b | 精品亚洲综合在线第一区 | 久久伊人热 | 国产午夜视频在线观看 | 小明www永久在线看 小明www永久免费播放平台 | 青草视频在线观看视频 | 国产亚洲综合一区二区在线 | 国产精品天天看特色大片不卡 | 中国japanesevideo乱 | 亚洲色啦啦狠狠网站 | 操出水视频| 最新avtom永久地址免费 | 亚洲国产天堂久久综合226 | 尤物视频在线观看网址 | 91蝌蚪九色 | 久久91精品国产91久久跳舞 | 黄色影院在线观看 | 国产亚洲精品美女久久久 | 中文字幕一区二区三区在线播放 | 欧美日韩免费播放一区二区 | 国产亚洲一区二区三区不卡 | 日韩最新视频一区二区三 | 国产毛片网 | 色综合久久天天综线观看 | 国产激爽大片高清在线观看 | 91精品乱码一区二区三区 | 久久精品视频99精品视频150 | 极品嫩模被黑人20厘米 | 99久久免费国内精品 | 精品二区 | 久久亚洲精品中文字幕第一区 | 国产精品污视频 | 久久久久久久91精品免费观看 | 爱爱爱免费视频观看在线网站 | 久久久久亚洲精品美女 | 国产免费福利体检区久久 | 不卡免费在线视频 | 国产成人在线免费观看 | 97久久久久国产精品嫩草影院 | 咪咪久久 |